

## **Campus Monterrey**

### Materia

Arquitectura de computadoras (Gpo 1)

#### Tema

## Práctica #1. Componentes generales del CPU

## **Intergantes**

→ Jorge Besnier A01039882

→ Cinthia Portillo A00811827

#### Maestro

Diego Valencia

Fecha 25/08/20

# **Introducción**

Con esta práctica damos inicio al laboratorio de Arquitectura de computadoras, en el cual vamos a utilizar VHDL para simular el comportamiento de una computadora codificando cada uno de sus módulos. Esta práctica inicial, busca que retomemos los conocimientos de Sistemas Digitales Avanzados y VHDL comenzando por los módulos más sencillos. En este caso el documento incluye descripción del módulo, el código VHDL, y los resultados obtenidos. Por lo tanto el documento tiene la siguiente estructura de contenido:

| Introducción                                        | 2 |
|-----------------------------------------------------|---|
| Desarrollo                                          | 3 |
| Módulo 1: Add                                       | 3 |
| Módulo 2: Shift Left 2 bits                         | 4 |
| Módulo 3: Shift Left 2 bits para señales de 32 bits | 5 |
| Módulo 4: Program Counter                           | 6 |
| Módulo 5: Sign extender                             | 7 |
| Módulo 6: Multiplexores 2 a 1                       | 8 |
| Conclusión                                          | 9 |
| Jorge                                               | 9 |
| Cynthia                                             | 9 |

## **Desarrollo**

## Módulo 1: Add

Este módulo deberá realizar una suma 'unsigned' entre dos números de 32 bits de modo que la salida tenga la misma dimensión i.e. A+B=C.



Figura 1.1. Módulo ADD para señales de 32 bits

```
library IEEE;
    use IEEE.STD_LOGIC_1164.ALL;
 2
    use IEEE.STD_LOGIC_ARITH.ALL;
use IEEE.STD_LOGIC_UNSIGNED.ALL;
 3
 4
 5
 6
 7
8
    entity Mladd is
        Port ( a : in STD_LOGIC_VECTOR(31 downto 0);
9
                 b : in STD LOGIC VECTOR(31 downto 0);
10
                 c : out STD_LOGIC_Vector(31 downto 0));
11
    end Mladd;
12
13
    architecture Behavioral of M1add is
14
15
    begin
16
17
        c <= a + b;
18
19
    end Behavioral;
```

Fig 1.2: Código Fuente Adder



Fig 1.3: Simulación de Adder

Vemos en la simulación del funcionamiento en Fig 1.3 donde vemos el valor de a y el valor de b. Estos dos valores en binario de 32 bits hacen la suma de todos sus bits y la respuesta se almacena en la variable c.

# Módulo 2: Shift Left 2 bits

Este módulo recibe un vector de 26 bits para hacer un "corrimiento lógico" de 2 posiciones y obtener un vector final de 28 bits.



Figura 2.1. Módulo Shift Left con extensión para señales de 26 bits

```
19
    library IEEE;
20
    use IEEE.STD_LOGIC_1164.ALL;
21
    use IEEE.STD_LOGIC_ARITH.ALL;
use IEEE.STD_LOGIC_UNSIGNED.ALL;
22
23
    use ieee.numeric_std.all;
24
25
26
27
    entity mos2 is
28
     Port (
                Dint: in STD_LOGIC_VECTOR (25 downto 0);
29
                Dout: out STD_LOGIC_VECTOR (27 downto 0)
30
31
32
    end mos2;
33
34
    architecture Behavioral of mos2 is
35
36
37
    begin
38
          Dout <= Dint & "00";
39
40
41
    end Behavioral;
42
```

Fig 2.2: Código Fuente Shift Left con extensión



Fig 2.3: Simulación Shift Left

En la simulación Fig 2.3 podemos ver el resultado al ingresar un vector de 26 bits, el cual después de aplicar un corrimiento lógico de 2 posiciones a la izquierda nos da como resultado un vector final de 28, y los 2 nuevos bits son rellenados con '0'.

### Módulo 3: Shift Left 2 bits para señales de 32 bits

A diferencia del módulo anterior, este corrimiento a la izquierda recibirá un vector de 32 bits y generará otro de 32 a la salida. Es decir, el corrimiento sigue el mismo concepto, pero el tamaño del vector de salida es el mismo que el de entrada.



Figura 3.1 Módulo Shift Left para señales de 32 bits

```
20
    library IEEE;
21
    use IEEE.STD_LOGIC_1164.ALL;
    use IEEE.STD_LOGIC_ARITH.ALL;
use IEEE.STD_LOGIC_UNSIGNED.ALL;
    use ieee.numeric std.all;
24
25
    entity moduleSL2bits is
26
27
      Port (
                Dint: in STD LOGIC VECTOR (31 downto 0);
28
               Dout: out STD_LOGIC_VECTOR (31 downto 0)
29
30
31
               );
32
33
    end moduleSL2bits;
34
35
36
     architecture Behavioral of moduleSL2bits is
37
38
    begin
39
           Dout <= (Dint(29 downto 0) & "00");
40
41
42
     end Behavioral;
43
```

Fig 3.2: Código Fuente Shift left para 32 bits



Fig 3.3: Simulación Shift left para 32 bits

En la simulación Fig 3.3 podemos ver el resultado al ingresar un vector de 32 bits, el cual después de aplicar un corrimiento lógico de 2 posiciones a la izquierda nos da como resultado el vector con el corrimiento y los 2 bits menos significativos son rellenados con '0'.

## Módulo 4: Program Counter

Dada la siguiente entidad:

```
entity Program_counter is

Port (D: i n STD_LOGIC_VECTOR (31 downto 0);

Q: o ut STD_LOGIC_VECTOR (31 downto 0);

RESET: in STD_LOGIC;

CLK: in STD_LOGIC); end

Program_counter;
```

El 'program counter' no es más que un conjunto de Flip-Flop D's que, en cada transición negativa de reloj, Q obtiene lo que entre en D. La entrada asíncrona de RESET, pone en cero a todos los bits de la salida Q.

```
library IEFF:
use IEFF STD LOGIC 1154. ALL;
    use IEEE.STD LOGIC ARITH.ALL;
    use IEEE.STD_LOGIC_UNSIGNED.ALL;
    entity M1ProgramCounter is
        Port ( D : in STD_LOGIC_VECTOR(31 downto 0);
Q : out STD_LOGIC_VECTOR (31 downto 0);
RESET : in STD_LOGIC;
                CLK : in STD_LOGIC);
   end M1ProgramCounter:
11
13
    architecture Behavioral of M1ProgramCounter is
15
    begin
16
17
18
       process(CLK, D, RESET)
          19
          elsif CLK'event and (CLK = '1') then Q <= D; end if;
20
21
22
24 end Behavioral;
```

Fig 4.1 y 4.2: Código fuente de Program Counter, y Testbench del Program Counter



Fig 4.3: Simulación de Program Counter

42 43 clk process : process begin CLK<= '0'; 44 45 wait for CLK\_period/2; CLK<= '1'; 46 47 48 49 50 51 52 53 54 55 56 57 58 wait for CLK\_period/2; end process; -- Stimulus process stim proc: process begin reset <= '1'; wait for 50ns; 59 60 61 62 wait for 50ns; 63 64 65 66 67 68 69 70 71 72 73 74 75 wait for 50ns; wait for 50ns; reset <= '0';
D <= "0001111111111000000001111111111111";</pre> wait for 50ns; reset <= 76 77 D <= "001111111111111111111110000000000000"; 78 79 end process; 80 END;

En este caso, resulta un poco complejo simular el comportamiento porque depende de un reloj o CLK que va a determinar los cambios de estado. Por lo tanto lo clave para este simular un program counter debemos de iniciar un proceso como el que tenemos en el código de Testbench. Asimismo si se da un cambio en D la próxima transición de reloj positiva se verá reflejada en Q. Esto lo podemos ver en el figura 4.3 entra un valor en D y en la próxima transición se refleja ese valor en Q

# Módulo 5: Sign extender

La extensión de signo es la operación en la cual se incrementa la cantidad de bits de un número preservando el signo y el valor del número original. Es llevada a cabo mediante agregación de dígitos del lado más significativo del número, siguiendo ciertos lineamientos dependiendo de la representación particular utilizada.

La función de este módulo es extender el tamaño de una variable al doble. Para esto, se recibe una señal de 16 bits que posteriormente pasa a 32 bits. La clave aquí es el bit más significativo del vector de entrada; si este bit está encendido (en '1'), entonces se agregan dieciséis 1's a la izquierda del vector de entrada para obtener uno de 32 a la salida. En caso contrario, si el MSB del vector de entrada se encuentra apagado (en '0'), ocurre lo mismo, pero con dieciséis 0's a la izquierda del vector de entrada.



Figura 5.1. Módulo Sign Extender para señales de 16 bits

Fig 5.2: Simulación de Program Sign Extender 16 bits

| lame         | Value                         | <br>1999,989 ps | 999,990 ps | 999,991 ps | 999,992 ps | 999,993 ps     | 999,994 ps        | 999,995 p |
|--------------|-------------------------------|-----------------|------------|------------|------------|----------------|-------------------|-----------|
| ■ dint[15:0] | 1111111100000000              |                 |            |            |            | 11111          | 1100000000        |           |
| dout[31:0]   | 11111111111111111111111111100 |                 |            |            |            | 11111111111111 | 11111111111000000 | oo        |
|              |                               |                 |            |            |            |                |                   |           |
|              |                               |                 |            |            |            |                |                   |           |
|              |                               |                 |            |            |            |                |                   | السلساة   |

Fig 5.3: Simulación Sign Extender 16 bits con MSB en'1'



Fig 5.4: Simulación Sign Extender 16 bits con MSB en'0'

Para este módulo se extiende el tamaño de la variable de entrada al doble, recibimos una señal de 16 bits, y se genera una señal de 32 bits. El bit más significativo del vector de entrada nos dice si se agregan 1's o 0's a la derecha o a la izquierda.

En la fig 5.3 podemos ver que el MSB del vector de entrada es 1, por lo que se genera un vector de 32 bits, conservando el número original y agregando 16 1's a la izquierda. Por el contrario, en la fig 5.4 podemos ver que el BMS del vector de entrada es 1, por lo que se genera un vector de 32 bits, conservando el número original y agregando 16 0's a la izquierda.

## Modulo 6: Multiplexores 2 a 1

Ahora, deberás diseñar dos multiplexores en módulos independientes. Si bien ambos contarán con una entrada selectora de un bit y dos más para datos, las entradas y la salida serán de 5 bits para uno y de 32 para el otro.



Figura 6.1 Módulo 5 multiplexor

```
library HEE;
use HEES.STD_LOGIC_1164.ALL;
use HEES.STD_LOGIC_MRITH.ALL;
use HEES.STD_LOGIC_MRITH
```

Fig 6.2: Mux 32 bits secuencial

Fig 6.2: Mux 32 bits concurente

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
use IEEE.STD_LOGIC_ARITH.ALL;
use IEEE.STD_LOGIC_UNSIGNED.ALL;
                                                                                                                                                 1 library IEEE;
                                                                                                                                                       use IEEE.STD_LOGIC_1164.ALL;
use IEEE.STD_LOGIC_ARITH.ALL;
use IEEE.STD_LOGIC_UNSIGNED.ALL;
          entity MiMuxSbits is
Port ( a : in STD_LOGIC_VECTOR (4 downto 0);
b : in STD_LOGIC_VECTOR (4 downto 0);
                                                                                                                                                       entity M1Mux5bits is
                                                                                                                                                                Port (a: in STD_LOGIC_VECTOR (4 downto 0);
b: in STD_LOGIC_VECTOR (4 downto 0);
sel: in STD_LOGIC;
outMUX: out STD_LOGIC_VECTOR (4 downto 0));
9 sel:
10 outBU
11 end MiMuxSbirs;
12 architecture Beh
14 begin
16 process (a,b,
18 begin
19 case sel i
20 when 0
21 when 0
21 when 0
23 end case;
24 end process;
25 end Behavioral;
                                   sel : in STD_LOGIC;
outMUX : out STD_LOGIC_VECTOR (4 downto 0));
         architecture Behavioral of M1Mux5bits is
                                                                                                                                                      end M1Mux5bits;
                                                                                                                                                        architecture Behavioral of M1Mux5bits is
                process (a,b,sel)
begin
case sel is
when '0' => outMUX <=a;
when '1' => outMUX <=b;
when others => null;
                                                                                                                                               15 begin
                                                                                                                                                                     outMUX <= a when '0',
b when others;
                                                                                                                                               18
                                                                                                                                               19
```

Fig 6.3: Mux 5 bits secuencial

Fig 6.4: Mux 5 bits concurente



Fig 6.5: Simulación de Mux

En este módulo como en los anteriores es importante que el comportamiento sea concurrente, para evitar problemas más adelante con el desarrollo de la arquitectura computacional. Se presentan ambos casos porque se hizo la observación en revisión de implementación Por otra parte podemos ver que en la figura 6.5. Si se encuentra en 0 selecciona el valor de a, por el contrario si es 1 se selecciona el valor de b. Finalmente, se ve reflejado en outmux.

## Conclusión

# Jorge

Regresar a vhdl es muy complicado cuando llevas más de tres semestres sin utilizarlo. Recomiendo volver a los proyectos y tareas de Sistemas Digitales avanzados, sobre todo para recordar cómo hacer testbenches. Además, recomiendo el libro de la profesora de Tec Monterrey Norma Roffe "Diseño de sistemas digitales a través de diseños esquemáticos y VHDL. Volumen 1 Edición" para retomar de manera más eficiente la programación en VHDL. Finalmente, la recomendación más importante es tener cuidado con los recursos de internet realmente son soluciones que no te van a servir, nuevamente la recomendación es retomar las notas de sistemas digitales avanzados y verificar que sus diseños sean concurrentes.

### Cinthia

Para esta práctica nos tomó un poco de tiempo volver a recordar cómo usar y programar en VHDL, ya que tanto mi compañero como yo llevamos varios semestres sin utilizarlos, pero con investigación pudimos refrescar nuestros conocimientos. En el desarrollo de los módulos fui recordando diferentes conceptos básicos para programar en VHDL, aprendí que existe un operador sll (shift left logical), pero para nuestra práctica no fue utilizado y desarrollamos los módulos del shift de una manera más sencilla para nosotros. Puedo decir que realizar esta actividad despertó mi interés en ir conociendo un poco más a detalle la arquitectura del procesador, es decir, cómo funciona cada módulo o el rol que tiene cuando vemos el diagrama del procesador.